チップ技術の発展に伴い、ADC のサンプリングレートはますます高くなり、デジタル化がシステムの前端に近づいています。現在、工学的に多く採用されているのは中間周波数サンプリング技術であり、これは中間周波数でアナログ信号をデジタル化することを意味します。この時、ADC のサンプリングレートはナイキストサンプリング定理の最低サンプリングレート(信号帯域幅の 2 倍)を下回り、オーバーサンプリングとなります。オーバーサンプリングは、サンプリングプロセスに固有の量子化ノイズをより大きな帯域幅に均等に分散させ、ターゲット信号帯域幅上のノイズパワーを低下させ、その後フィルターを通じて帯域外ノイズを除去することで、臨界サンプリング信号よりも優れた信号対雑音比を生成します。
信号が ADC でサンプリングされ FPGA に送信されると、信号はデジタル領域に入ります。しかし、サンプリングレートが高すぎると、後続の信号処理に大きな負担をかけるため、負担を軽減するために信号のサンプリングレートを下げる必要があります。これが抽出です。抽出後の信号データレートは相対的に低くなるため、FPGA リソースの占有を効果的に低下させ、システムのタイミング収束を簡素化するのに役立ちます。
高速 DAC を駆動する際には、信号のサンプリングレートを上げる必要があります。これが内挿です。DAC のサンプリングレートが高いほど、出力端のスペクトルの周波数領域分離度が高くなり、DAC 後のアナログフィルターの作業を簡素化し、信号対雑音比を向上させることができます。
多速率信号処理の典型的な応用は、デジタル上変換 DUC(Digital Up Conversion)とデジタル下変換 DDC(Digital Down Conversion)です。