多頻點數字上變頻器-調試記錄2025年4月15日#bug#FPGA24AI 翻譯這篇文章透過AI由簡體中文翻譯成繁體中文。查看原文AI 生成的摘要在調試多頻點數字上變頻器的過程中,發現 mm-s-fifo 的輸出未變,後級的 ready 信號可能存在問題,且 mm-s-fifo 的 valid 信號也有異常。解決方法包括勾選 cut through 以實現數據流式傳輸,並在寫入 fifo 時添加打印,以確保 valid 信號有效,但 valid 的速率仍然很低。頂層 bd# 透過 mm-s-fifo 將 PS 側的 GP 接口轉化為 stream 接口。 調試結果# 2025-3-14# 可以看出 mm-s-fifo 的輸出一直沒變,後級的 ready 信號可能有問題。 mm-s-fifo 的 valid 信號有問題 解決方法# 勾選 cut through 後才會流式傳輸數據 3-16# 寫入 fifo 時必須加入打印,後面的 valid 信號才會有效,但是 valid 的速率很低。---